| PUESTO Nº: |  |
|------------|--|

|                           |      |         | INIVERSIDAD | APELLIDOS                    | PELLIDOS:                                           |      |      |            |                               |  |
|---------------------------|------|---------|-------------|------------------------------|-----------------------------------------------------|------|------|------------|-------------------------------|--|
| POLITÉCNICA               |      | NOMBRE: |             |                              |                                                     | DNI: | DNI: |            |                               |  |
|                           |      |         | DE MADRID   | ASIGNATURA: DISEÑO DIGITAL I |                                                     |      |      | Bloque     | Bloque: I                     |  |
| ETSIS de Telecomunicación |      |         | TITULACIÓ   | N٠                           | ☐ Electrónica de Comunic.<br>☐ Sistemas de Telecom. |      |      |            | ☐ Sonido e Imagen☐ Telemática |  |
|                           | Fech | ıa      | Curso       | Calificaciones Parciales     |                                                     |      |      | Nota Final |                               |  |
| 8                         | 11   | 2021    | TERCERO     |                              |                                                     |      |      |            |                               |  |

## PRIMERA PARTE.

## No abra el examen hasta que se le indique. Si lo hace, el examen será evaluado con 0 puntos. Mientras tanto, lea las siguientes instrucciones:

- Indique AHORA en la esquina superior derecha el número del puesto que ocupa.
- Rellene **AHORA** los datos personales que deben figurar en esta hoja.
- Mientras dure el examen deberá exponer su D.N.I. encima de la mesa.
- NO SE ADMITIRÁN exámenes escritos a lapicero ni con tinta roja o verde.
- Cuando le indiquen que puede abrir el examen, COMPRUEBE que su ejemplar del examen consta de 5 páginas numeradas.
- En este examen NO PUEDEN UTILIZARSE CALCULADORAS, LIBROS, APUNTES NI DISPOSITIVOS DE TELECOMUNICACIÓN. Retírelos ahora de la mesa.
- Este examen tiene dos partes:
  - La primera parte, que se corresponde con este documento, está orientada a comprobar los indicadores de adquisición obligatoria (A.O.) y tiene un peso del 20% en la calificación final del examen.
  - La segunda parte, que realizará tras entregar la primera, está orientada a comprobar el resto de indicadores y tiene un peso del 80% en la calificación final del examen.
- La duración de esta parte del examen es de **15 minutos**. Cuando termine de realizar esta parte, aunque no hayan transcurrido todavía los 15 minutos, levante la mano. Un profesor se la recogerá y podrá comenzar la segunda parte. Los profesores avisarán cuando hayan transcurrido los 15 minutos. A partir de ese momento podrá continuar con esta parte si lo desea, pero estará consumiendo el tiempo de la segunda parte.

Esta hoja se ha dejado en blanco intencionadamente

| Ejercicio 1 | Identificación de diseños |          |           |
|-------------|---------------------------|----------|-----------|
|             |                           | 2 puntos | 4 minutos |

Dibuje la interfaz e identifique la función de los circuitos modelados por las siguientes descripciones VHDL:





| Ejercicio 2 | Modelado VHDL de subsistemas aritméticos |          |           |  |
|-------------|------------------------------------------|----------|-----------|--|
|             |                                          | 6 puntos | 8 minutos |  |

Las siguientes sentencias o grupos de sentencias concurrentes implementan subsistemas aritméticos básicos:

| Ref. | Modelo                                                              |
|------|---------------------------------------------------------------------|
| а    | S <= A + not B + 1;                                                 |
|      | Flag <= (A(3) xor S(3)) and (A(3) xor B(3)); Flag: std_logic        |
| b    | S_Aux <= ('0' & A) + ('0' & B) + C_in; C_in y Flag: std_logic       |
|      | Flag <= S_Aux(4); S_Aux: std_logic_vector(4 downto 0)               |
|      | S <= S_Aux(3 downto 0);                                             |
| c    | S_Aux <= '1' when A > B else '0'; S_Aux: std_logic;                 |
|      | S <= S_Aux when A(3) = B (3) else not S_Aux;                        |
| d    | S_Aux <= ('0' & A) + not B + 1; S_Aux: std_logic_vector(4 downto 0) |
|      | S <= S_Aux (3 downto 0);                                            |
|      | <pre>Flag &lt;= not S_Aux(4); Flag: std_logic</pre>                 |
| е    | S <= "0001"+ A(3 downto 1);                                         |
| f    | S <= (B & "000") + (B & '0') + A; S: std_logic_vector(6 downto 0)   |

**Nota:** Salvo que se especifique lo contrario, todas las señales son  $std\_logic\_vector(3 downto 0)$ , y se utiliza el paquete  $std\_logic\_unsigned$ .

Indique con cuál de los subsistemas anteriores se corresponde cada una de las siguientes descripciones. Dado que hay descripciones que no se corresponden con ninguno de los subsistemas (y viceversa), la respuesta puede ser "ninguno".

| Descripción                                                                  | Correspondencia<br>(una letra de la<br>'a' a la 'f' o<br>'ninguno') |
|------------------------------------------------------------------------------|---------------------------------------------------------------------|
| Conversor de BCD a binario natural de 2 dígitos                              | f                                                                   |
| Divide un número con signo entre 2 y le suma 1                               | ninguno                                                             |
| Comparador de A > B para números con signo                                   | С                                                                   |
| Comparador de A > B para números en binario natural                          | ninguno                                                             |
| Comparador de A > B para números con signo o binario natural                 | ninguno                                                             |
| Sumador de 4 bits con acarreo de entrada y de salida                         | b                                                                   |
| Restador de 4 bits con salida de overflow                                    | a                                                                   |
| Restador de 4 bits para números en binario natural con salida<br>de overflow | d                                                                   |

| Ejercicio 3 | Autómatas |          |           |
|-------------|-----------|----------|-----------|
|             |           | 2 puntos | 3 minutos |

Responda a las siguientes preguntas sobre el autómata cuyo diagrama de estados se muestra en la figura. Debe responder y razonar cada respuesta.



¿El autómata es de Moore o de Mealy?

El autómata es de Mealy porque su salida depende del estado y de la entrada.

¿El autómata puede modelarse mediante un único proceso?

No, porque su salida no es directamente la salida de la memoria de estado.

¿Cuál es el mínimo número de flip-flops con el que puede construirse?

Dos, porque tiene 3 estados.